以太网控制器由一个FPGA例化的媒体访问控制器(MAC)和外接实体网络物理(PHY)接口器件组成。以太网控制器遵循 IEEE 802.3 规范,完全支持 100BASE-TX 标准。
也可实现实时工业以太网。
以太网控制器的基本接口是到 MAC 层的一个简单总线接口。MAC 层提供了以太网帧的发送和接收处理。MAC层还通过一个内部的媒体独立接口(MII)给 PHY 模块提供接口。
方案特性
由FPGA例化10M/100M/1000M MAC,占用2.5K LUTs
通过8051编写程序,支持uIP,uTP网络协议
可由FPGA例化各种IO通讯接口,例如RS232,CAN,SPI,I2C,可依照需求灵活运用
支持自定义编译码,或在FPGA裡完成AES128bit,达到实时加解密